DDV作动器余度数字伺服系统工程设计与实现
介绍一种直接驱动阀(DDV) 式作动器的余度数字式伺服系统设计与实现,描述了系统的余度配置、设计思想及组成,建立了DDV 作动器的结构参数化模型及数字伺服回路的模型,并进行了仿真,分析了作动器动静态特性、采样频率及监控器的设计性能。最后,采用快速原型实时仿真,对余度数字式伺服系统完成了的性能试验验证,结果表明系统性能令人满意。
DDV redundant actuator digital servo system rapid prototyping
夏立群
西北工业大学自动化学院, 陕西西安 710072
国内会议
桂林
中文
1-8
2012-10-01(万方平台首次上网日期,不代表论文的发表时间)