基于SRIO总线的阵列信号处理机设计
本文结合阵列信号处理系统实时性高、计算量大的实际需求,提出了一种基于SRIO总线的新型阵列信号处理机设计方案,多DSP并行结构解决了计算量大的问题,SRIO内部总线保证了高速实时性数据传输。SRIO网络拓扑设计和SRIO加载技术提高了系统设计的灵活性,可方便进行共享式或分布式处理。本设计还具有良好的通用性和扩展性,用户可以根据需求选择相应的模块,搭建具有强大计算能力的信号处理平台。
阵列信号处理机 系统结构 SRIO网络拓扑设计 性能分析
李宾 马晓川 鄢社锋 杨力
中国科学院声学研究所,北京市,100190
国内会议
哈尔滨
中文
388-389
2010-12-26(万方平台首次上网日期,不代表论文的发表时间)