针对串扰延迟现象的耦合互连等价模型计算
在超深亚微米的集成电路工艺中,电路互连的几何尺寸和间距持续缩小,耦合电容迅速增加,电路互连受串扰影响而引起的延迟变化累积已经不能忽视。因此利用模型准确地估计串扰时延的影响非常重要。以往的开关因子等效法用乘以0或2的因子并不能准确地体现串扰对互连延迟的影响程度。鉴于此,提出了一种基于开关因子法的耦合互连等价模型计算方法。根据耦合电容对线网造成的影响进行等价计算,并利用查找表的方法得到耦合电路的等价模型,多串扰线的延迟估计情况同样适合使用。该模型计算方法可以应用于较精准的静态定时分析中,HSPICE仿真结果证明该方法的准确性和有效性。
集成电路 串扰延迟现象 耦合模型 数值计算
王艳 张晓林
北京航空航天大学电子信息工程学院,北京,100083
国内会议
北京
中文
23-26,34
2007-11-01(万方平台首次上网日期,不代表论文的发表时间)