基于FPGA和DSP的频域恒虚警设计
详细介绍基于FPGA和DSP实现测量数据恒虚警检测模块的设计方法。设计有效利用FPGA片内硬件资源,无需外围电路,高度集成,实现了对复数数据进行去直流、加窗、512点FFT和求模平方运算后,由FIFO触发DSP进行恒虚警处理,发现目标后进行非易失海量存储器存储。
雷达设备 信号处理 频域恒虚警器件 系统优化
葛尧 郭万禄 王爱民
国内会议
北京
中文
162-164,187
2007-11-01(万方平台首次上网日期,不代表论文的发表时间)
雷达设备 信号处理 频域恒虚警器件 系统优化
葛尧 郭万禄 王爱民
国内会议
北京
中文
162-164,187
2007-11-01(万方平台首次上网日期,不代表论文的发表时间)