多相滤波器组的CPLD设计
近年来,对采用多相滤波器组构成多速率系统信号处理的方法,人们已进行比较深入的研究,并成功应用于语音、图象信号处理、子带编码、计算机视觉、子波变换等方面及信号的多分辨率分析。该文针对二相FIR滤波器组的特定结构。结合可编程逻辑器件(CPLD)的优点,基于资源与速率的折衷考虑,用优化的FIR滤波器,设计了实时信号分解专用芯片,具有一定的实用价值。
多相滤波器组 可编程逻辑器件 专用芯片
罗丰 吴顺君 宋万杰
电子科技大学雷达信号处理重点实验室
国内会议
北京
中文
527~530
1999-10-01(万方平台首次上网日期,不代表论文的发表时间)