会议专题

8GHz高速16选1多路选择器设计

  介绍了0.13μm工艺下,高速逻辑电路的设计和分析方法。讨论了在电路设计中应用广泛的多路选择器的多种实现结构,对静态和动态等各种方式实现的电路结构的性能、功耗和健壮性进行了对比分析,并通过SPICE模拟给出了各种电路结构的性能参数比较,对高速逻辑电路设计提供设计方法和结构选择上的参考。

多路选择器 电路结构 性能参数 模拟分析

李霄 戴泽福

清河大楼子八,北京 100085 国防科学技术大学,长沙 410073

国内会议

第十五届全国半导体集成电路、硅材料学术会议

重庆

中文

21-24

2007-11-01(万方平台首次上网日期,不代表论文的发表时间)