会议专题

基于门控时钟的数字IC低功耗设计技术探讨

  功耗优化是现代VLSI设计的关键技术。日益增长的便携式电子产品市场,比如PDA、移动电话、数字摄像机和数码相机等都对低功耗有着迫切需求,它们不断推动着这个领域的研究与发展。另外,功耗问题也已经成为VLSI设计所必须考虑的一个关键问题。随着芯片集成度的增长,散热问题成为影响设计可靠性和封装成本的主要因素。所有这些使得功耗优化将成为VLSI设计中面临的核心问题。门控时钟技术是一种最常用的低功耗技术,本文着重研究了寄存器门控时钟技术,并对此技术中可能出现的可测性问题和时序问题进行了分析、解决;对于各个基准电路的功耗都得到了不同程度的优化,功耗平均降低了16.2%。

超大规模集成电路 门控时钟技术 电路功耗 优化设计

冷邦平 赵建明

电子科技大学,成都 610054

国内会议

第十五届全国半导体集成电路、硅材料学术会议

重庆

中文

145-148

2007-11-01(万方平台首次上网日期,不代表论文的发表时间)