基于二进制插桩的ASIP处理器指令集混合仿真方法
指令集仿真器在ASIP处理器硅前软件开发中发挥着重要的作用,但使用传统仿真方法的指令集仿真器仿真速度较慢.基于二进制插桩,提出了ASIP处理器指令集混合仿真方法,以混合仿真的方式,使基础指令直接运行在宿主机上,仅对扩展指令仿真,从而降低仿真开销,提升仿真速度.实验表明,采用此方法对主流高清音视频解码软件进行仿真的平均速度达到了1058.5MIPS,是采用当前先进的动态二进制翻译仿真方法仿真器速度的34.7倍.
指令集仿真器 指令集处理器 二进制插桩 混合仿真 仿真开销
邱吉 高翔 彭飞 汪文祥 蒋毅飞
中国科学院计算技术研究所 北京 100190 中国科学院研究生院北京 100049 中国科学院计算技术研究所 北京 100190 中国科学技术大学计算机学院合肥 230027 上海高件能集成电路设计中 上海 201204
国内会议
济南
中文
330-335
2011-11-18(万方平台首次上网日期,不代表论文的发表时间)