基于多核DSP的脉冲压缩算法仿真
脉冲压缩是现代雷达系统广泛采用的一项重要的技术,对窄带和一些中等带宽的雷达一般采用相关处理来实现脉冲压缩。脉冲压缩算法通常要处理相当大量的数据,而且有严格的实时性要求,近年来多核处理器应用越来越广泛,并行计算也得到了广泛的关注,因此,着眼于需求,讨论基于多核DSP的脉冲压缩算法,以此探索面对多核的算法。以三核DSP芯片为载体,以脉冲压缩算法为例,进行了算法并行化的实现,并对串行与并行的时间效率进行了比较。仿真结果表明并行化算法拥有更高的时间效率,能更好地满足实时性要求。
雷达系统 脉冲压缩 匹配滤波 并行算法
高艳涛 张旭东
清华大学电子工程系,北京 100084
国内会议
银川
中文
7-9,14
2011-08-01(万方平台首次上网日期,不代表论文的发表时间)