基于FPGA的连通域标记设计与实现
提出了一种基于FPGA的连通域标记电路设计方案。该方案不仅满足了实时、高精度等要求,还特别增加了虚警剔除的功能。该硬件设计方案采用单次逐像素扫描法,该法通过对图像进行一次逐像素扫描,将标记与参数并行处理,最后根据统计出来的连通域及参数信息实现虚警剔除。相比较其它的硬件实现方案,该设计方案具有显著优势,通过优化标记与参数处理,该方案更适合硬件的并行处理特性;去除了第二次逐像素扫描,使得处理时间变短,资源占用率变小。仿真结果表明:若图像大小为M×N,临时标记区域上限为L,则标记完一幅图像总时钟周期为(M×N×2+L×4)。该方案已在单片Virtex-Ⅱ系列FPGA中实现,并作为关键电路应用于舰船图像检测系统中。
卫星遥感图像 连通域标记 电路设计 单次逐像素扫描法 虚警剔除 现场可编程门阵列
谭许彬 谢宜壮 陈禾 边明明
北京理工大学雷达技术研究所,北京l00081
国内会议
北京
中文
1729-1733
2011-11-17(万方平台首次上网日期,不代表论文的发表时间)