闭环光纤陀螺测试中UDP/IP数据封装的FPGA实现
在闭环光纤陀螺的测试中,提出了基于UDP/IP协议数据封装的FPGA硬件实现方法。利用Verilog语言和Modelsim仿真软件实现了电路的设计和仿真,并最终在Xilinx公司FPGA器件上验证了设计。测试结果表明本设计工作可靠稳定,在125 MHz的额定工作频率下数据吞吐量达到1Gb/s,满足了千兆以太网的要求。本设计解决了大数据量、高速实时传输场合中后端传输的瓶颈,使数据传输无需经过通用的主机网卡,既节约了资源,又使系统更加轻便。
以太网 闭环光纤陀螺测试 数据传输 数据封装
曹阳
中航工业西安飞行自动控制研究所,陕西 西安 710065
国内会议
西安
中文
260-263
2011-09-06(万方平台首次上网日期,不代表论文的发表时间)