一种双时钟FIFO的实现与时序分析
双时钟FIFO被广泛用于将一个时钟域的数据安全地传送到另一个异步时钟域。本文详细介绍了一种使用Gray码指针的多时钟域FIFO技术,在测试“FIFO满”或“FIFO空”条件之前将Gray码指针同步到不同的时钟域。FIFO的存储器核可采用双端口SRAM、Latch或触发器实现。本文针对不同存储器核实现技术,分别说明如何对该异步电路进行门级仿真和静态时序分析。
同步器 Gray码 时序分析 异步时钟域 门级仿真 双时钟先进先出 存储器核
李媛 许勇
江南计算机研究所 无锡 214083
国内会议
2011年全国高性能计算学术年会(HPC china2011)
济南
中文
1-9
2011-10-26(万方平台首次上网日期,不代表论文的发表时间)