5.7GHzCMOS级间匹配低噪声放大器设计
提出并设计了一种工作于5.7GHz的低噪声放大器。该电路结构利用MOSFET自身的栅寄生电阻通过简单的LC网络变换实现输入匹配,级间接入并联电感以加强匹配,并采用跨阻结构实现输出匹配。用ADS模拟软件进行分析与优化,模拟过程中选用的器件采用TSMC0.35umCMOS工艺。结果表明,所设计的LNA增益为10.35dB,噪声系数为2.2dB,功耗为16mW,输入反射系数为-10.63 dB,线性度为-4dBm。
低噪声放大器 噪声系数 级间匹配 输入反射系数 线性度
邓桂萍 王春华
湖南大学计算机与通信学院,湖南长沙,410082
国内会议
2011年(第九届)中国通信集成电路技术与应用研讨会暨中国通信学会通信专用集成电路委员会十周年年会
苏州
中文
1-6
2011-09-22(万方平台首次上网日期,不代表论文的发表时间)