数字加网并行加速算法的研究和实现

数字加网算法运算重复度高,更适合采用可重构处理器并发执行。本文以FS 误差扩散算法为例,探讨了串行算法并行化实现的思路和方法,从理论上分析了加网提速的可行性,并对同一组大小不同的图像设置对比实验,分别使用串行和并行两种计算方式进行加网。实验结果表明,经改造后的算法有效地提高了计算速度,对大尺寸图像的加网效率明显提升,能满足更高层次的图像处理需求。
数字加网 加速算法 并行计算 误差扩散 FPGA 可重构处理器 图像处理
赵莲清 赵莲清 苏畅 苏畅 刘金荷 刘金荷 陈宇航 陈宇航
华北电力大学 电气与电子工程学院,北京,中国,102206
国内会议
杭州
中文
190-193
2011-08-07(万方平台首次上网日期,不代表论文的发表时间)