会议专题

一种运用于ADC中的两倍增益采样保持电路

  设计一种用于流水式A/D 转换器的高性能低功耗采样保持电路。该电路采用全差分套筒式增益自举运算放大器和栅压自举电路,电路在TSMC 0.13um CMOS 工艺3.3V 电源下实现,静态功耗为7.7 mw,在奈奎斯特频率下采样频率为100MHZ,输入信号为10MHZ 时,达到96.3 dB的SFDR,有效位数达到13 位。

采样保持电路 运算放大器 共模反馈 栅压自举开关

孙志新 李开航

厦门大学物理系,厦门,中国,361005

国内会议

2011年全国高等职业教育电子信息类专业学术暨教学研讨会

无锡

中文

245-249

2011-05-01(万方平台首次上网日期,不代表论文的发表时间)