基于Microblaze的组合电路在片进化设计
虚拟可重构(VRC)电路的配置耗时间题一直是数字型演化硬件研究中的难点。为此,本文对组合电路的演化模型做了改进,提出了专门针对组合电路演化的虚拟可重构并行配置平台。讨论了在此平台上演化组合电路的方法,并在Xilinx Virtex-5(XC5VLX110T)开发板上成功实现了2×2乘法器。基于并行配置的方法,显著提高了演化速度。为了确保演化单元对外部电路不影响,提出了基于Microblaze核的内程序模拟进化和对VRC单元高速实时配置进化方法,并对此进行了详细的讨论。
电磁防护 在片进化 虚拟可重构 模拟进化 实时进化 Microblaze核 组合电路
李川涛 娄建安 张之武 常小龙
军械工程学院电气工程系,河北石家庄 050003 军械工程学院静电与电磁防护研究所,河北石家庄 050003
国内会议
北戴河
中文
127-131
2011-09-01(万方平台首次上网日期,不代表论文的发表时间)