基于差分逻辑的多值加法电路研究
本文提出了一种新的多值电流模电路高速运算系统的设计,电路用差分逻辑与双轨互补输入,使得信号电压摆幅小,电流恒定,从而使电路延迟减小。作为运算系统的一个应用,针对二进制符号数加法传统算法的不足,提出了基于差分逻辑多值电流模的基-2符号数加法器设计,实验结果表明与传统结构相比,该算法实现的电路速度更快、面积更小、动态功耗更少。
差分逻辑 多值加法电路 运算系统 基-2符号数加法器
盛法生 王柏祥
浙江财经学院计算机技术应用研究所,浙江,杭州,310018 浙江大学信息与电子工程学系,浙江,杭州,310027
国内会议
杭州
中文
165-168
2010-10-01(万方平台首次上网日期,不代表论文的发表时间)