基于FPGA的FIR滤波器的设计与实现
本文基于Altera公司的CycloncⅡ系列FPGA芯片,设计了一种用于地球物理数据处理的FIR数字滤波器。采用FIR滤波器对称抽头折叠结构和SD编码,减少了FPGA综合时FIR滤波器资源的占用,并提高了运算速度。结合实例,从MATLAB设计入手,基于QuartusⅡ设计平台,给出了39阶FIR低通滤波器设计和仿真验证。结果表明,和传统的FIR滤波器算法相比,本文提出的FIR滤波器的结构和算法,更适合基于FPGA的实现。
FIR数字滤波器 FPGA芯片 SD编码 数值仿真 QuartusⅡ设计平台
栗晶晶 赵岩 李富华
苏州大学 电子信息学院,苏州,215006 中北大学 电子测试技术国家重点实验室,山西 太原,030051
国内会议
银川
中文
471-474
2011-08-01(万方平台首次上网日期,不代表论文的发表时间)