FPGA上SHA-1算法的流水线结构实现
哈希算法SHA-1 算法广泛地应用于电子商务、商用加密软件等信息安全领域。通 过对SHA-1 算法的深入分析,提出了流水线结构的硬件实现方案。通过缩短关键路径,使 用片内RAM 代替LE 寄存器实现流水线中间变量的数据传递,有效的提高了工作频率和单位SHA-1 算法的计算速度。这种硬件结构在Altera 系列芯片上的实现性能是Altera 商用 SHA-1 算法IP 核的3 倍以上。
哈希算法 关键路径 流水线结构 单位时空吞吐率 CSA
李磊
解放军信息工程大学信息研究系 郑州 45002
国内会议
2010年全国高性能计算学术年会(HPC china2010)
北京
中文
108-111
2010-10-27(万方平台首次上网日期,不代表论文的发表时间)