IMDCT硬件加速器的设计与验证
设计了音频专用DSP核中的IMDCT(修正的离散余弦反变换)硬件加速器,对”1”中给出的结构进行改进,使硬件实现减少了一个乘法器,计算效率提高一倍。经过FPGA试验验证,结果表明该结构能正确完成IMDCT计算,并保证输出PCM的精度在14位以上。
修正的离散余弦反变换 硬件加速器 DSP核 现场可编程门阵列
李辉 李平 王忆文
电子科技大学电子薄膜与集成器件国家重点实验室 成都 610054
国内会议
西安
中文
121-125
2008-09-25(万方平台首次上网日期,不代表论文的发表时间)