基于流水线结构的AES算法可重构IP核的实现
本文将流水线结构和可重构技术相结合来实现AES算法的IP核,达到了速度和面积折中实现。本文提出一种混合流水线结构实现AES算法的加懈密IP核,提高了数据吞吐量; 并根据有限域的性质,对AES算法轮变换的主要构件Sbox盒、ShiflRow和MixColunm进行优化,实现了其在加密和解密过程中结构的可重构,这样大大减少了组合逻辑电路的数目,使得整个IP核的面积得到了优化。
AES算法 IP核 流水线结构 可重构技术
梁文丽 李冰 祝文艳
东南大学集成电路学院 南京 210096
国内会议
西安
中文
261-269
2008-09-25(万方平台首次上网日期,不代表论文的发表时间)