基于ADV202的无人机序列图像压缩系统设计
针对高空无人机航拍图像序列需要高输入码率、高压缩比、低复杂度、精确定比以及实时压缩的需求,设计了一套基于ADV202+DSP+FPGA架构的高性能无人机序列图像实时压缩系统.该系统以ADV202为核心压缩芯片完成帧组图像的高效率JPEG2000编码,并通过DSP对图像序列进行帧组划分和帧组内运动估计以进一步提高ADV202对运动图像序列的压缩性能,通过FPGA实现对ADV202的配置和数据流管理.实验结果表明,该系统具有压缩比高,压缩速度快,恢复图像视觉质量好,定比性能好,低功耗和高稳定性的优点,具有良好的工程应用价值.
无人机 序列图像压缩 JPEG2000编码 ADV202+DSP+FPGA架构
郑成林 龚俊斌 刘福学 田金文
华中科技大学图像识别与人工智能研究所,武汉,430074
国内会议
南京
中文
136-140,178
2010-11-19(万方平台首次上网日期,不代表论文的发表时间)