基于FPGA的超高速数据采集系统的设计与实现
介绍了一种超高速数据采集系统的设计与实现。系统以DDR2SODIMM作为数据缓冲存储器,以千兆光纤以太网作为数据及控制信号的传输通道,避免了传统采用FIFO或者双端口RAM作为缓存的容量及价格上的限制,并极大减少了系统与主机之间数据及控制信号传输的引脚数量。该系统满足了超高速数据采集、大容量数据缓存及高速数据传输的要求。
数据采集 FPGA IP核 DDR2 SODIMM 千兆光纤以太网
林钱强 张月 陈曾平
国防科学技术大学ATR国防重点实验室,长沙 410073
国内会议
南宁
中文
506-509
2008-10-01(万方平台首次上网日期,不代表论文的发表时间)