会议专题

一种对面积开销有效的组合逻辑选择性加固方案

工艺尺寸进入纳米工艺后,数字电路的可靠性面临高能粒子效应、延时故障、器件老化等方面的威胁.提高可靠性,同时也面临着面积、延时、功耗等方面的挑战.针对高能粒子瞬时效应中影响组合逻辑电路的单事件瞬态(SET),本文提出一种对面积开销有效的组合逻辑选择性加固方案.ISCAS-89标准电路在45nm Nangate工艺下的实验证明,该方案平均增加11.14%-44.74%的面积开销,可达到50%-99%的可靠性.

面积开销 组合逻辑电路 选择性加固方案

王俊 梁华国 黄正峰 吴珍妮 秦晨飞

合肥工业大学电子科学与应用物理学院 合肥 230009 合肥工业大学计算机与信息学院 合肥 230009

国内会议

第六届中国测试学术会议

合肥

中文

272-276

2010-07-24(万方平台首次上网日期,不代表论文的发表时间)