基于ECL电路的高速计数及可编程精密延时系统设计
该系统采用高速ECL电路,采用CPLD技术实现精密延时系统的设计。着重讨论了实现高精度精密延时的原理和方法。基于高速数字逻辑器件实现可预置计数器设计并产生大时间的数字延时,高精度集成可编程延时芯片实现短延时调节.采用双相位双路计数技术和恒流源电容线性充电延时法相结合,最终实现高精度精密延时。
ECL电路 高速计数 可编程精密延时系统 系统设计
潘云 邓君
中国工程物理研究院电子工程研究所 四川 绵阳 621900
国内会议
全国信息与电子工程第四届学术年会暨四川省电子学会曙光分会第十五届学术年会
厦门
中文
175-180
2010-10-14(万方平台首次上网日期,不代表论文的发表时间)