火星探测器有效载荷等离子体探测包的FPGA设计与实现
本文针对火星探测器有效载荷等离子体探测包FPGA的具体需求,对该有效载荷离子DPU板上FPGA处理逻辑进行了详细地系统性设计、工作可靠性和安全性分析,并进行了综合、布局布线和及实现的研究。
火星探测器 有效载荷 等离子体探测包 FPGA设计
郑香脂 张爱兵 孙越强
中国科学院空间科学与应用研究中心,北京 100109
国内会议
厦门
中文
1-6
2010-10-01(万方平台首次上网日期,不代表论文的发表时间)
火星探测器 有效载荷 等离子体探测包 FPGA设计
郑香脂 张爱兵 孙越强
中国科学院空间科学与应用研究中心,北京 100109
国内会议
厦门
中文
1-6
2010-10-01(万方平台首次上网日期,不代表论文的发表时间)