会议专题

基于SDRAM的高速数据缓存的FPGA控制实现

目前,越来越多的星载设备大量需要大容量数据缓存的能力,对缓存的速率和存储容量的要求也越来越高。本文提出了使用SDRAM 芯片进行高速数据缓存的一种方案。设计中高速数据的输入速率为200M bps;使用FPGA 进行SDRAM 的控制及数据的动态调度,因为高速数据缓存宏观上表现为同时读写,所以SDRAM 的数据缓存速率最少为400M bps。最终通过实际测试,本系统达到了设计指标,完全满足设计要求。

高速数据缓存 SDRAM控制 现场可编程门阵列

石磊 陈晓敏 朱岩 李昆

中国科学院空间科学与应用研究中心 北京 100190

国内会议

第二十三届全国空间探测学术交流会

厦门

中文

1-6

2010-10-01(万方平台首次上网日期,不代表论文的发表时间)