高精度CMOS峰值保持电路设计
本文介绍了一种CMOS峰值保持电路。该电路具有精度高,输出摆幅大,驱动能力强等特点。本电路的工作过程包括“读”状态和“写”状态。在“写”状态时,通过OTA追踪信号,将峰值存储到保持电容中。在“读”状态时,将OTA连接成单位增益Buffer使用,将存储到保持电容上峰值读出。该工作过程可以有效消除放大器自身offset产生的影响,减小误差。通过仿真,该电路在输出幅度在400mV~1.8V范围内,误差小于1%。本电路将采用Chart 0.35um工艺进行流片。
峰值保持 CMOS 电路设计
吕继方 王铮 魏微 严雄波
中国科学院高能物理研究所,北京,100049 中国科学院研究生院,北京,100049 中国科学院高能物理研究所,北京,100049
国内会议
贵阳
中文
89-94
2010-08-13(万方平台首次上网日期,不代表论文的发表时间)