会议专题

一种高速、高精度全差分采样保持电路的ASIC设计

为了实现新型密集型阵列探测器信号的高速、高密度读出,必须采用专用集成电路技术,利用模数变换器将物理量变换为数字信号后进行串行输出。采样保持电路是模数变换器中的关键单元,决定了整个模数变换过程的性能。本文在国内高能物理领域,首次利用专用集成电路技术,设计实现了一种用于10位、3.3Ms/s采样率的逐次逼近ADC的全差分采样保持电路并成功流片。实测结果表明,本设汁达到了预期的设计指标,实现了较高的性能。

采样保持 专用集成电路 逐次逼近ADC

魏微 陆卫国 郭海东 王铮 赵京伟

中国科学院高能物理研究所 北京 100049 OmniVision Technologies,Inc.Santa Clara,USA,95054

国内会议

第十五届全国核电子学与核探测技术学术年会

贵阳

中文

157-163

2010-08-13(万方平台首次上网日期,不代表论文的发表时间)