S波段捷变频频率源研究
快捷变频率源在军事上用途广泛,其指标变频时间在瞬息万变的战场上起着关键作用。本文提出了一种较新的捷变频方案,并设计出了S波段捷变频频率源,其输出信号范围为2.349~2.954GHz。该频率源将直接数字式频率合成器(DDS)产生的信号直接上变频,利用选频组件抑制杂散并选择输出信号。该方案中的DDS采用Analog Device公司高端的AD9912,其具有频率分辨率高,输出信号杂散低,控制接口简单的特点。控制部分采用FPGA芯片EP2C5Q208C8。测试结果表明,系统变频时问小于1.5μs,输出信号杂散抑制最好为69.8dBc,最差为40dBc左右。
频率合成 频率切换时间 大规模可编程逻辑阵列 捷变频
郭映江 丁满来 王玲 唐小宏
电子科技大学 极高频复杂系统国防重点学科实验室,成都 611731
国内会议
哈尔滨
中文
342-344
2010-08-01(万方平台首次上网日期,不代表论文的发表时间)