嵌入式等精度测频仪的SoPC设计
频率是电力系统基本参数之一,文中介绍了一种基于SoPC技术的嵌入式数字频率计设计与实现方案。该方案以Altera公司的EPlC6芯片作为设计载体,将IP软核、NiosⅡCPU等功能模块嵌入其中,采用硬件语言描述、参数选择配置、功能裁剪定制等多种设计方式和软硬件协同开发手段,在单片FPGA上构建了整个测频系统硬件,具有精度高、功耗小、成本低、体小便携、工作可靠、开发效率高等特点。 文中详细阐述了利用集成开发平台Quartus Ⅱ进行系统硬件设计和软件调试的思路与过程。
SoPC技术 嵌入式 IP软核 NiosⅡCPU模块 等精度测频仪 数字频率计
武卫华 郑诗程
安徽工业大学电力电子与运动控制重点实验室,马鞍山 243002
国内会议
南京
中文
154-161
2010-01-15(万方平台首次上网日期,不代表论文的发表时间)