基于FPGA和SC16C2552实现微处理器的串口扩展
介绍了FPGA和SC16C2552扩展微处理器串口的硬件设计,给出了SC16C2552的通用读写时序模块的Verilog HDL代码和数据读写模块Verilog HDL代码,给出了仿真波形,最后讨论了微处理器的读写实现。
现场可编程门阵列 串行接口扩展 微处理器 硬件设计 读写时序模块
朱俊锋 李春茂 王宁 许美玲
西南交通大学 电气工程学院,成都 610031
国内会议
贵阳
中文
242-244
2010-07-01(万方平台首次上网日期,不代表论文的发表时间)