会议专题

一种应用于CPLD的新型上电复位电路

随者可编程逻辑器件所使用的工艺尺寸逐渐减小和芯片设计技术的逐步完善,PLD与ASIC之间的性能差异也逐渐减小,越来越多的人致力于PLD的设计与研究。本文就足针对某款CPLD芯片的上电复位要求,设计了一个能够产生200us脉宽的上电复位信号电路。该电路具有精确度稳定性高等特点,该款CPLD己采用smic 0.35um工艺,经验证该电路设计是行之有效的。

可编程逻辑器件 上电复位 CPLD芯片 高稳定性

彭祥 曾波 侯伶俐 丛伟林

电子科技大学电子薄膜与集成器件国家重点实验室,成都 610054 四川成都华微电子系统有限公司,成都 610041

国内会议

2009四川省电子学会半导体与集成技术专委会学术年会

成都

中文

223-225

2009-11-28(万方平台首次上网日期,不代表论文的发表时间)