数字控制DC-DC变换器中ADC的设计
本文介绍了一种无需外部时钟、可抵消部分工艺偏差的差分延迟线ADC,并对其建模。该ADC结构简单、控制信号在内部产生、转换速率快、功耗低,可应用在高频数字DC-DC控制芯片中。在0.13μm CMOS工艺下仿真表明,在采样电压0.7V-1.5V范围内,该ADC输出没有明显偏移,线性度良好。
DC-DC变换器 延迟线ADC 电路结构 设计方法
叶璟欣 唐小东 甄少伟 罗萍
电子科技大学 电子薄膜与集成器件国家重点实验室 成都 610054
国内会议
成都
中文
380-383
2009-11-28(万方平台首次上网日期,不代表论文的发表时间)