基于FPGA的科氏质量流量计数字闭环系统设计
设计一种科氏质量流量计(Coriolis mass flowmeter,CMF)数字闭环系统,实现CMF稳定闭环工作条件。采用高速数字电路以及现代信号处理技术取代了传统的模拟正反馈系统来实现CMF闭环控制,使CMF测量管稳定维持在简谐振荡状态。利用模拟数字转换电路(A/D)将传感器输出的信号完整采样,借助现场可编程器件(FPGA,Field Programmable Gate Array)对信号进行分析与处理,根据信号特性进行相应的数字滤波、幅值解算,实现CMF闭环系统的幅值增益和相位的精确控制。实验结果表明:该数字闭环系统具有动态特性好、稳定性好等优点。
科氏质量流量计 数字闭环系统 现场可编程器件 信号处理
田婧 樊尚春 郑德智
北京航空航天大学仪器科学与光电工程学院,北京,100191
国内会议
杭州
中文
381-383,392
2009-11-04(万方平台首次上网日期,不代表论文的发表时间)