一种核脉冲峰值保持和数据获取电路研究
介绍了一种适用于高速窄脉冲的峰值保持电路,该电路输入信号为能谱故大器输出的准高斯成型单极随机信号,信号成型时间为0.4-20us,最高可测量信号频率200KHz,峰值展宽时间最小5ns。该电路结构简单,可靠性高。采用Cyclone ⅡFPGA通过SPI总线控制串行ADC获取峰值数据,将采集到的数据打包并按照UDP协议通过局域网上传至服务器,实现核脉冲峰值的远程数据获取。
核脉冲峰值 峰值保持 孔径时间 串行接口 数据采集
李强 刘士兴 聂本明
合肥工业大学 电子科学与应用物理学院 合肥 230009
国内会议
桂林
中文
363-366
2009-11-01(万方平台首次上网日期,不代表论文的发表时间)