会议专题

基于FPGA的日历电子时钟系统的设计

本设计以可编程逻辑器件为硬件载体,利用FPGA技术,采用VHDL语言编程,设计日历电子时钟系统,可以实现基本的时分秒以及日期的显示能够手动调整时间,有闹钟以及整点报时的功能。时间与日期显示共用一组数码管通过一个按键切换显示。该系统充分利用FPGA的软件设计思想,主要通过软件实现系统功能。基于软件设计的思想可以将该模块嵌入到大型的复杂控制系统中,用作时钟模块,此外也可以将该系统集成在一个芯片中用做小型的日历时钟。

日历电子时钟 模块设计 可编程逻辑器件 数码管

王亚美

华北电力大学电力与电子工程学院,北京,102206

国内会议

华北电力大学第五届研究生学术交流年会

北京

中文

1-4

2007-12-24(万方平台首次上网日期,不代表论文的发表时间)