会议专题

基于FPGA的UART核设计与实现

本文设计了一种基于现场可编程门阵列(FPGA)来实现UART的IP核,该核符合串行通信协议,具有可重配置、可扩展性、灵活性、兼容性、功耗低的优点,适合于SOC应用。本设计使用Verilog HDL硬件描述语言在QUARTUS II环境下进行设计、在Module Sim下仿真,最后在FPGA上嵌入UART的IP核实现异步串行通信功能。

现场可编程门阵列 IP核 异步串行通信接口 可重配置

张兴堂 鲜于运香

中国船舶重工集团公司江苏自动化研究所 江苏连云港 222006

国内会议

全国抗恶劣环境计算机第十九届学术年会

郑州

中文

145-149

2009-09-01(万方平台首次上网日期,不代表论文的发表时间)