会议专题

基于FPGA的逻辑分析仪触发电路的设计

EDA技术的广泛应用大大缩短了电子产品的开发周期,实现了硬件设计的软件化,降低了成本。在分析逻辑分析仪工作原理的基础上,讨论了其触发电路模块的工作原理及其FPGA的实现方法,并给出了部分电路的程序设计和仿真结果。

逻辑分析仪 FPGA 触发电路 Verilog HDL 电路程序设计

肖玲俐 徐宁 韩银和

武汉理工大学 计算机科学与技术学院,武汉 430070 中国科学院计算技术研究所系统结构重点实验室,北京 100190 武汉理工大学 计算机科学与技术学院,武汉 430070 中国科学院计算技术研究所系统结构重点实验室,北京 100190

国内会议

第十三届全国容错计算学术会议

海拉尔

中文

58-62

2009-07-20(万方平台首次上网日期,不代表论文的发表时间)