GPS演示实验接收系统硬件设计与实现
本文介绍了ARM7TDMI内核的GP4020芯片作为数字基带处理器,以GP2010射频前端芯片做变频处理的GPS演示实验接收机硬件系统设计,并介绍了射频PCB设计的解决方法.GP4020,内部集成了12通道的相关器和ARM7TDMI处理器,结合功能强大的GP2010射频芯片,可构建一个完整的GPS接收系统,减少GPS接收系统的硬件复杂性.
GPS接收机 全球卫星定位系统 GP4020芯片 硬件设计
杨增逵 苗明川 李华
北京航空航天大学物理实验中心,北京 100083
国内会议
哈尔滨
中文
358-362
2009-07-01(万方平台首次上网日期,不代表论文的发表时间)