基于FPGA的SATA主机控制器实现

为了增强大块数据传输和储存的效率,这里提出一种高速传输的SATAⅡ接口的主机控制器。本文简单介绍了SATAⅡ协议,并且详细阐述了基于Verilog HDL语言的SATA主机控制器的设计和实现方法,并给出了仿真和验证结果。设计结果显示此控制器准确工作在3Gb/s的传输速率,非常适用于高速的数据传输。
主机控制器 传输速率 数据传输 仿真验证
陈杰 李广军
电子科技大学通信与信息工程学院 四川 成都 610054
国内会议
上海
中文
70-75
2009-07-15(万方平台首次上网日期,不代表论文的发表时间)