一种通用的仿真平台的设计
在数字逻辑电路设计过程中,仿真验证阶段的自动化程度不高,往往会造成投入人力大、产品开发周期长的局面。本文针对这种情况、提出了一种逻辑验证平台设计方案。该方案拥有通用的带约束的随机激励发生器,支持ScoreBoard(记分牌)式的自动比对功能,支持脚本化的验证过程。
仿真平台 逻辑验证 数字逻辑电路
敖情波 杨志勇 杜明鲜 盛朝阳
烽火通信科技股份有限公司微电子部
国内会议
上海
中文
123-131
2009-07-15(万方平台首次上网日期,不代表论文的发表时间)