基于FPGA实现实时数据的单端口并行输入多端口串行输出电路设计
阐述电路工作原理和技术指标,提出一种基于单RAM 芯片实现双缓冲存储的设计思想。利用FPGA 的强大资源,在技术上实现了把输入的写操作插入到串行输出的逆程中进行,既体现了电路的时分性,又满足了输入输出的实时性。与同类电路比较,变使用双RAM 芯片为单RAM 芯片,对FPGA选型特别是I/0 引脚数量要求大大降低,性价比得以提高。
双缓冲存储 芯片设计 现场可编程门阵列 引脚数量
魏银库
防空兵指挥学院河南郑州450052
国内会议
郑州
中文
1-6
2009-04-26(万方平台首次上网日期,不代表论文的发表时间)