一种用FPGA实现合并单元同步采样的方法
合并单元是数字化变电站模拟量采集和传输的重要装置。首先介绍合并单元的工作原理及电力系统对合并单元的同步要求,并按照IEC60044-8推荐的同步方式,将合并单元的同步过程分为:PPS接收和处理,等间隔采样两步进行。接着分析同步过程中误差产生的原因,对同步的每个步骤进行处理,并使用FPGA芯片实现以上功能,将其误差限制到一定的范围内。通过试验证明该方法能使合并单元达到同步精度要求,是一种简单易行、成本较低的好方法。
数字化变电站 合并单元 短期稳定度 同步技术
曹津平 李伟 黄昕 秦应力
北京四方继保自动化股份有限公司,北京 100085 华北电网有限公司,北京 100053
国内会议
长沙
中文
352-354,357
2009-11-01(万方平台首次上网日期,不代表论文的发表时间)