基于FPGA的超高速FFT处理器的设计
针对高速实时信号处理的要求,本文基于现场可编程门阵列(FPGA)提出了可灵活实现256点、512点、1024点和2048点的这四种傅立叶变换的超高速FFT处理器的结构设计。在设计实现过程中,采用基-2和基-4算法相结合的方法,实现了并行流水结构的基-8和基-16运算核,并通过合理调整数据存储位置,以满足基-8和基-16运算核在一个运算周期内应有8个或16个数据从存储器中输出参于运算的要求。本设计采用阵列结构,8输入8输,快浮点运算,乒乓结构的RAM实现,在内部时钟频率为100MHz时,吞吐率达到了1.36GHz。
快速傅立叶变换 混合基算法 实时信号处理 现场可编程门阵列 结构设计 快浮点运算
张竺君 钱建平
南京理工大学自动化学院,南京 210094
国内会议
江苏省电机工程学会2009年学术年会暨第四届江苏电机工程青年科技论坛
南京
中文
13-16
2009-10-01(万方平台首次上网日期,不代表论文的发表时间)