基于DSP Builder的双三次插值算法FPGA实现的研究
研究利用DSP Builder来完成DSP算法在FPGA上实现的方法。与传统的DSP技术相比,FPGA在实现DSP功能上其并行设计的灵活性和高效性更具优势。研究的设计方法解决了在FPGA上通过编写硬件描述语言(HDL)实现DSP算法的设计难度大、开发周期长2个问题。在此以双三次插值算法为例,研究了这种方法的可行性。
双三次插值算法 硬件描述语言 现场可编程门阵列 数字信号处理器
谢然 李玉惠 沈慧 李勃 陈海飞
昆明理工大学 信息工程与自动化学院,云南 昆明 650051 云南省电子工业研究所,云南 昆明 650031
国内会议
昆明
中文
85-89,94
2009-07-17(万方平台首次上网日期,不代表论文的发表时间)