基于FPGA的雷达信号伪随机编码器设计
在某型号雷达升级项目中,为提高雷达的抗截获率和反干扰性能,分析了用伪随机编码器对雷达信号进行调制的可行性,并提供了升级方案,随后实现了该方案的硬件原理图设计,并进行了编译、逻辑综合和芯片适配,经过时序分析仿真,芯片资源和时钟频率完全满足雷达升级的设计指标.
雷达信号调制 伪随机编码器 反干扰 FPGA性能 硬件原理图
来嘉哲 刘红娅
装备指挥技术学院,重点实验室,北京,101416;中国科学院,电子所,北京,100080 装备指挥技术学院,光电装备系,北京,101416
国内会议
北京
中文
109-111
2009-06-01(万方平台首次上网日期,不代表论文的发表时间)