一种雷达信号模拟DDR控制器的FPGA实现
随着雷达信号模拟中存储数据量的日益加大以及存储速度的加快,大容量的高速存储变得越来越重要。内存条既能满足大容量的存储又能满足读写速度快的要求,这样使得对内存条控制的应用越来越广泛。首先介绍了内存条的工作原理,内存条电路设计的注意事项,以及如何使用FPGA实现对DDR内存条的控制,最后给出控制的仿真波形。
雷达信号模拟 内存条控制 DDR控制器 PCB电路设计
温鑫
北京无线电计量测试研究所 北京 100039
国内会议
北京
中文
350-353
2008-11-21(万方平台首次上网日期,不代表论文的发表时间)