基于FPGA的GPS时标模块设计
鉴于时标在电子通信系统的需求,本文提出了一种基于FPGA的GPS时标模块设计方案,为通信系统提供同步时钟。实现高精度同步时间信号输出,并给出了详细的设计过程以及时序仿真结果。
全球定位系统 现场可编程门阵列 时标模块 同步时钟
史磊 张怀武
电子薄膜与集成器件国家重点实验室 成都 610054
国内会议
成都
中文
139-141
2008-12-01(万方平台首次上网日期,不代表论文的发表时间)
全球定位系统 现场可编程门阵列 时标模块 同步时钟
史磊 张怀武
电子薄膜与集成器件国家重点实验室 成都 610054
国内会议
成都
中文
139-141
2008-12-01(万方平台首次上网日期,不代表论文的发表时间)