一种高增益AB类全差分运算放大器的设计
本文设计了一种高增益AB类全差分运算放大器。该运算放大器利用折叠式共源共栅结构得到高增益,并利用AB类输出级得到大电流驱动能力和宽摆幅。在0.5μm CMOS工艺条件下Hspice仿真得到该运算放大器在3V屯源电压下,开环增益为115dB,输出摆幅范围达到0.2V-2.8V,静态功耗0.7 mW。
运算放大器 电流驱动 驱动能力 静态功耗 共栅结构
李寰
电子科技大学电子薄膜与集成器件国家重点实验室 成都 610054
国内会议
成都
中文
201-204
2008-12-01(万方平台首次上网日期,不代表论文的发表时间)